大家常说的时钟JITTER(时钟抖动),主要产生在S/PDIF接口,早年(差不多20年前了)的数字接收IC,例如YM3623和CS8412,大概因为芯片速度和技术原因,会有很高的时钟抖动产生,直接影响DAC性能,所以,很多早年的DAC解码器都自己加PLL(锁相环)做时钟处理,但技术发展到今天,CS8412已经是CS8416(中间还有CS8414),包括现在的BB DIR9001,通过数字信号产生的时钟相对以前小多了。发射芯片也是如此。
电源和电路板布线对时钟的影响肯定不容忽视,做好并不容易。
发烧友换晶振多数还是心理原因,效果没有那么神奇,当然自娱自乐挺好。
OP没有那么差,很多OP就是给音频设计的,性能一致是最大优点,分离元件好是好(发烧视觉也好),但需要良好的电路设计、电路布局,甚至严格的元件筛选和配对,这都不是容易做到的。